SystemVerilog ニヨル FPGA/ディジタル カイロ セッケイ ニュウモン
SystemVerilogによるFPGA/ディジタル回路設計入門 / 小林和淑 [ほか] 共著
データ種別 | 図書 |
---|---|
出版者 | 東京 : オーム社 |
出版年 | 2023.11 |
本文言語 | 日本語 |
大きさ | viii, 183p : 挿図 ; 24cm |
著者標目 | 小林, 和淑 著・監修 <コバヤシ, カズトシ> 寺澤, 真一 著 <テラサワ, シンイチ> 吉河, 武文 著 <ヨシカワ, タケフミ> 塩見, 準 著 <シオミ, ジュン> 門本, 淳一郎 著 <カドモト, ジュンイチロウ> |
所蔵情報を非表示
巻 次 | 配架場所 | 請求記号 | 登録番号 | コメント | 刷 年 | 状 態 | 利用注記 | ISBN | 予約 | 請求メモ |
---|---|---|---|---|---|---|---|---|---|---|
|
射水-1階-和書 | 549.7||FPGA||Ko12 | 101858405 |
|
2023 |
|
9784274231018 |
書誌詳細を非表示
別書名 | 異なりアクセスタイトル:SystemVerilogによるFPGAディジタル回路設計入門 |
---|---|
一般注記 | その他の共著者: 寺澤真一, 吉河武文, 塩見準, 門本淳一郎 監修: 小林和淑 参考文献: p[179] |
件 名 | NDLSH:ハードウェア記述言語 NDLSH:大規模集積回路 NDLSH:FPGA |
分 類 | NDC10:549.7 NDC9:549.7 |
書誌ID | B000167550 |
ISBN | 9784274231018 |
NCID | BD04733483 |
類似資料
この資料の利用統計
このページへのアクセス回数:7回
※2019年3月27日以降
全貸出数:0回
(1年以内の貸出:0回)
※2019年3月27日以降